書名:CMOS模擬集成電路版圖設計與驗證:基於Cadence Virtuoso與Mentor Cal
定價:48.00元
售價:35.0元,便宜13.0元,摺扣72
作者:尹飛飛,陳鉞穎,範軍,王鑫
齣版社:電子工業齣版社
齣版日期:2016-08-01
ISBN:9787121298073
字數:
頁碼:272
版次:1
裝幀:平裝
開本:16開
商品重量:0.4kg
本書依托Cadence Virtuoso版圖設計工具與Mentor Calibre版圖驗證工具,采取循序漸進的方式,介紹利用Cadence Virtuoso與Mentor Calibre進行CMOS模擬集成電路版圖設計、驗證的基礎知識和方法,內容涵蓋瞭CMOS模擬集成電路版圖基礎知識,Cadence Virtuoso與Mentor Calibre的基本概況、操作界麵和使用方法,CMOS模擬集成電路從設計到流片的完整流程,同時又分章介紹瞭利用Cadence Virtuoso版圖設計工具、Mentor Calibre版圖驗證工具及Synopsys Hspice電路仿真工具進行CMOS電路版圖設計與驗證、後仿真的實例,包括運算放大器、帶隙基準源、低壓差綫性穩壓源、比較器和輸入/輸齣單元。
章 CMOS模擬集成電路版圖基礎
1.1 CMOS工藝基礎及製造流程
1.2 CMOS模擬集成電路設計流程
1.3 CMOS模擬集成電路版圖定義
1.4 CMOS模擬集成電路版圖設計流程
1.4.1 版圖規劃
1.4.2 設計實現
1.4.3 版圖驗證
1.4.4 版圖完成
1.5 版圖設計通用規則
1.6 CMOS模擬集成電路版圖匹配設計
1.6.1 CMOS工藝失配機理
1.6.2 元器件版圖匹配設計規則
第2章 Cadence Virtuoso版圖設計工具
2.1 Virtuoso 界麵介紹
2.1.1 Virtuoso CIW界麵介紹
2.1.2 Virtuoso Library Manager界麵介紹
2.1.3 Virtuoso Layout Editor界麵介紹
2.2 Virtuoso 基本操作
第3章 Mentor Calibre版圖驗證工具
3.1 Mentor Calibre版圖驗證工具調用
3.2 Mentor Calibre DRC驗證
3.2.1 Calibre DRC驗證簡介
3.2.2 Calibre DRC界麵介紹
3.2.3 Calibre DRC驗證流程舉例
3.3 Mentor Calibre LVS驗證
3.3.1 Calibre LVS驗證簡介
3.3.2 Calibre LVS界麵介紹
3.3.3 Calibre LVS驗證流程舉例
3.4 Mentor Calibre寄生參數提取(PEX)
3.4.1 Calibre PEX驗證簡介
3.4.2 Calibre PEX界麵介紹
3.4.3 Calibre PEX流程舉例
第4章 CMOS模擬集成電路版圖設計與驗證流程
4.1 設計環境準備
4.2 反相器鏈電路的建立和前仿真
4.3 反相器鏈版圖設計
4.4 反相器鏈版圖驗證與參數提取
4.5 反相器鏈電路後仿真
4.6 I/O單元環設計
4.7 主體電路版圖與I/O單元環的連接
4.8 導齣GDSII文件
第5章 運算放大器的版圖設計與後仿真
5.1 運算放大器基礎
5.1.1 運算放大器的基本特性和分類
5.1.2 運算放大器性能參數
5.2 單級運算放大器的版圖設計與後仿真
5.2.1 單級運算放大器的版圖設計
5.2.2 單級運算放大器的參數提取
5.2.3 單級運算放大器的後仿真
5.3 兩級全差分運算放大器的版圖設計與後仿真
5.3.1 兩級全差分運算放大器的版圖設計
5.3.2 兩級全差分運算放大器的參數提取
5.3.3 兩級全差分運算放大器的後仿真
第6章 帶隙基準源與低壓差綫性穩壓器的版圖設計與後仿真
6.1 帶隙基準源的版圖設計與後仿真
6.1.1 帶隙基準源基本原理
6.1.2 帶隙基準源的版圖設計
6.1.3 帶隙基準源的參數提取
6.1.4 帶隙基準源的後仿真
6.2 低壓差綫性穩壓器的版圖設計與後仿真
6.2.1 低壓差綫性穩壓器的基本原理
6.2.2 低壓差綫性穩壓器的版圖設計
6.2.3 低壓差綫性穩壓器的參數提取
6.2.4 低壓差綫性穩壓器的後仿真
第7章 比較器電路的版圖設計與後仿真
7.1 比較器電路基礎
7.1.1 比較器性能參數
7.1.2 比較器特性分析
7.1.3 比較器電路結構
7.2 比較器電路的版圖設計
7.3 比較器電路參數提取
7.4 比較器電路後仿真
第8章 標準I/O單元庫的設計與驗證
8.1 標準I/O單元庫概述
8.2 I/O單元庫基本電路結構
8.3 I/O單元庫版圖設計
8.3.1 數字I/O單元版圖設計
8.3.2 模擬I/O單元的製作
8.3.3 焊盤(pad)的製作
8.4 電路參數提取及後仿真
尹飛飛博士,遼寜大學物理學院講師,主要研究方嚮為集成電路設計與光電子器件性能研究,主持並參與瞭多個科研重點項目的研究工作,已發錶論文5篇,獲授權1項,在半導體器件物理及電路設計方麵具有豐富的教學與科研經驗。
這本書的實用性簡直超乎想象,它完全不是那種停留在紙上談兵的學術著作。我尤其欣賞它對設計流程中“驗證”環節的詳盡闡述,這部分往往是很多教材中最薄弱的環節。它沒有簡單地羅列工具箱裏的功能按鈕,而是深入到如何構建一個健壯的、能夠應對各種角點情況的測試平颱。書中提供的那些實際案例和調試技巧,讓我立刻就能在自己的工作環境中找到對應的思路和解決方案。感覺作者是把多年來踩過的無數“雷”都係統地整理齣來,並附帶瞭優雅的避雷指南。對於正在進行項目收尾或者遇到棘手性能問題的設計者來說,這本書簡直就是一本“急救手冊”,裏麵的某些驗證腳本思路,我個人認為其價值已經超越瞭單純的書籍本身,更像是一套高度提煉的方法論。
評分我對這本書的講解深度感到非常滿意,它在深入淺齣方麵做到瞭一個極佳的平衡。作者似乎對模擬IC設計領域有著長期的實踐積纍,能夠預判到讀者在學習過程中最可能遇到的“坑點”和思維盲區,並在關鍵節點進行詳細的鋪墊和解釋。例如,對於某些器件的版圖級寄生效應分析,書中不僅給齣瞭理論公式,更重要的是,它將這些理論與實際布局中的具體操作聯係起來,這對於我們這些需要將理論轉化為實際動手能力的工程師來說,是無價的指導。我發現,很多其他教材隻是泛泛而談,而這本書則像一位經驗豐富的前輩手把手帶著你走,每一個步驟的背後都有清晰的邏輯支撐,讓人不僅知其然,更知其所以然,這種建立在深刻理解之上的教學方法,極大地提高瞭學習的效率和知識的留存率。
評分從章節的邏輯組織來看,作者構建瞭一個非常嚴謹且綫性的知識體係。它從最基礎的工藝模型理解開始,穩步過渡到器件的版圖規則,然後是模塊級的布局策略,最後上升到整個芯片的物理實現流程。這種由微觀到宏觀、由點到麵的構建方式,讓讀者能夠清晰地看到每一個設計決策對最終芯片性能的影響鏈條。我發現,當我對某個特定工藝節點的設計規範感到睏惑時,這本書總能在相關的上下文中提供一個閤理的解釋,而不是孤立地講解某一個技術點。這種宏觀的視野是很多碎片化學習資料所欠缺的,它確保瞭讀者在掌握技術細節的同時,不會迷失在繁雜的參數中,始終能把握住整體的設計目標和權衡之道。
評分這本書的語言風格透露著一種沉穩而專業的學者氣質,但絕不枯燥。作者的措辭精確,每一個技術術語的使用都非常到位,體現齣對該領域術語的精準把握,這對於需要與國際標準和同行進行精確溝通的設計師來說,是至關重要的。閱讀時,我有一種強烈的被尊重感,因為作者似乎非常信任讀者的理解能力,沒有使用過於口語化或故作親昵的錶達,而是直接切入核心,用嚴密的邏輯鏈條來引導思考。這種剋製而有力的敘事方式,使得即便是麵對高度抽象的電磁效應或噪聲耦閤問題時,也能保持清晰的思路,它提供給讀者的不是簡單的答案,而是一套嚴謹的思考框架,足以應對未來不斷變化的技術挑戰,是一本可以陪伴工程師職業生涯成長的參考書。
評分這本書的排版和印刷質量確實讓人眼前一亮。紙張摸起來手感厚實,光澤適中,不像有些技術書籍那樣廉價的紙張,翻閱起來非常舒適。裝幀設計也看得齣是用心瞭,封麵設計簡潔大氣,沒有過多的花哨元素,很符閤專業書籍的調性。我特彆欣賞它在章節過渡和重要概念的展示上所下的功夫,清晰的圖例和排版讓復雜的電路圖和布局圖看起來井井有條,即便是初次接觸這方麵的讀者,也不會感到信息過載的壓迫感。閱讀過程中,無論是公式的推導還是流程的描述,都有著恰到好處的留白,讓眼睛有休息的空間,這一點對於需要長時間研讀的工程師來說至關重要。總而言之,從硬件層麵講,這是一本值得收藏和反復翻閱的工具書,看得齣齣版社在保證內容質量的同時,也兼顧瞭讀者的閱讀體驗,這點在如今浮躁的齣版界裏,實屬難得的用心之舉。
本站所有内容均为互联网搜索引擎提供的公开搜索信息,本站不存储任何数据与内容,任何内容与数据均与本站无关,如有需要请联系相关搜索引擎包括但不限于百度,google,bing,sogou 等
© 2025 book.tinynews.org All Rights Reserved. 静思书屋 版权所有